歡迎光臨青島晶誠電子設備有限公司官網

電話: +86-0532-87717117      郵箱:qdjcdz@126.com

產品展示 PRODUCTS

實現1nm以下的工藝,有了新方案

作者:   |   閱讀次數: 1622次

實現1nm以下的工藝,有了新方案

半導體行業觀察 2022-12-09 09:42 發表于安徽

圖片來源:內容由半導體行業觀察(ID:icbank編譯自imec,謝謝。

在本周舉辦的2022 年國際電子設備會議 (IEEE IEDM 2022) 上,世界領先的納米電子和數字技術研究與創新中心 imec 提出了一種半鑲嵌(semi-damascene)集成方法,用于實施垂直-水平-垂直 (VHV:vertical-horizontal-vertical) 縮放助推器——旨在啟用 4 軌 (4T) 標準單元。半鑲嵌工藝使中間線 (MOL) 層的單元邊界縮小至 8nm 尖端到尖端 (T2T:tip-to-tip),并提供自對準邊緣。設計人員可以使用助推器將標準單元封裝得更緊,面積比 5T 設計增加 21%。新穎的路由方案以及半鑲嵌集成方法對于逐步將邏輯縮放路線圖很好地推進Å時代至關重要。


長期以來,提供前端 (FEOL) 和后端 (BEOL) 之間連接的 MOL 一直被組織為單層觸點。但目前,它正在擴展到多個層,例如,包括 Mint 和 Vint 層。這些 MOL 層將電信號從晶體管的源極、漏極和柵極傳輸到局部互連,反之亦然。


Imec 最近推出了一種稱為 VHV 的新型標準單元布線架構,其中包括引入額外的 MOL 層 (M0B) 作為縮放助推器,以實現 4T 標準單元設計。有了這個助推器,標準單元中的前三個布線層遵循 VHV 布線方式,而不是 5T 標準單元中的傳統 HVH 布線方式。然而,從工藝集成的角度來看,新型兩級 MOL VHV 縮放助推器具有挑戰性,主要是由于相鄰 4T 標準單元之間的邊界很緊。單元邊界要求相鄰的 MOL M0B 線和兩個彼此面對的通孔 (VintB) 之間有緊密的 T2T,通孔邊緣定義明確——所有這些都在頂部 Mint 層的一個臨界尺寸 (CD) 的最小距離內。這意味著對于即將到來的技術節點,T2T 和 VintB 過孔距離需要從 ~24nm 逐漸減少到 ~8nm。這不能再使用直接平版印刷來實現,而是需要自對準圖案化策略。


在 IEDM 2022 上,imec 展示了研究人員如何使用涉及直接金屬蝕刻的兩級半鑲嵌方法來定義相鄰標準單元之間的緊密邊界。,imen納米互連項目總監兼研究員Zsolt T?kei說,我們從傳統定義的連續線和更寬的過孔開始,一旦完成兩個金屬層,我們將它們分成兩部分,使用頂部 16-18 納米間距 Mint 層作為最終圖案化步驟的硬掩模。這導致 3 個邊緣(Mint、VintB 和 M0B)同時自對齊。借助我們的基于 Ru 的兩級測試載體,我們獲得了 10.5 納米的平均 via CD 和 8.9 納米的 M0B T2T——這是一項關鍵成就。” Imec 研究人員通過線路電阻和隔離特性的初始電氣特性來補充結構驗證。


Zsolt T?kei 補充道:“VHV 路由方案是一個關鍵的擴展助推器,可在 A10、A7、A5、A3 技術節點啟用單元邊界。” “它還適用于未來的設備架構,例如納米片、叉片和 CFET。通過將半鑲嵌從 BEOL 擴展到 MOL,我們現在還找到了一種集成這種有前途的助推器的方法。然而,還需要進行更詳細的調查,為此,imec 正在開發一種新的專用掩模。”


1nm的實現方法探討


近來,IMEC CMOS 器件技術總監 Naoto Horiguchi 和 imec 研究員兼 imec 納米互連項目總監 Zsolt Tokei 接受了采訪,談到了他們對1nm等先進工藝實現方式的看法。


沿著擴展路徑,他們展示了邏輯器件開發需要如何與在生產線后端引入創新并在越來越大的程度上在生產線中間引入創新齊頭并進。


問:您如何看待未來幾年邏輯設備的擴展?


Naoto Horiguchi:大多數 IDM 和代工廠最近都宣布從主流 FinFET 過渡到用于其 3nm 或 2nm 邏輯技術世代的環柵 (GAA) 納米片 FET 架構。imec 的一項發明forksheet 結構則可以延長這種納米片的生成。在forksheet之后,我們預計互補 FET (CFET) 將進入邏輯擴展路線圖。”


“這些轉變將使我們能夠逐步推動標準單元在 4T 以下的軌道高度縮放,同時仍然提供功率性能優勢。


除了 CFET,二硫化鎢 (WS 2 )等二維單層晶體材料有望替代 CMOS 溝道中的 Si,為進一步縮小柵極長度提供機會。”

問:這些創新將如何影響BEOL?后端和MOL需要哪些發展才能跟上FEOL的擴展?


Zsolt Tokei:“FEOL)的高級擴展需要與BEOL)的創新齊頭并進,這就需要無縫連接到底層設備結構的互連網絡。隨著 forksheet 架構進入路線圖,單元高度被推到 5T 以下,關鍵 BEOL 層中的金屬間距將變得小到 20nm 及以下。從電容、電阻(通孔和導線)以及成本、可印刷性和可靠性的角度來看,這都極具挑戰性——需要在設計、模塊和材料層面進行創新。這推動了新互連集成方案的發展,例如混合通孔金屬化(解決通孔電阻增加)和半鑲嵌工藝流程——作為當今主流銅雙鑲嵌工藝的替代品。半鑲嵌涉及金屬的直接蝕刻以獲得更高縱橫比的線條,并且可以包括間隙填充。


Naoto Horiguchi:“為了加強先進邏輯器件縮放和互連開發之間的協同作用,MOL)活動開始發揮越來越重要的作用。將 BEOL 和 FEOL 連接在一起的 MOL 長期以來一直被組織為源極、漏極和柵極的單層接觸。


但向低于 5T 電池架構的過渡推動了向多層 MOL 結構的演變,其中添加了額外的層和通孔——類似于過去 BEOL 的演變方式。”


問:您的團隊最近取得了哪些突破?


Naoto Horiguchi:“雖然forksheet器件架構的面積和性能優勢已經通過 TCAD 模擬顯示出來,但我們現在首次展示了功能集成 forksheet的FET 器件的電氣特性——這一突破性成果將在 2021 VLSI 上得到強調。我們已經展示了該架構的關鍵模塊,包括介電壁和 17nm np 間距的替代金屬柵極圖案。盡管forksheet設備是三門設備架構,但在我們的工作中沒有觀察到靜電性能下降。”


問:從納米互連的角度來看,imec 正在探索哪些途徑來補充這一成就?


Zsolt Tokei:forksheet等擴展納米片架構需要新的 BEOL 集成方案,例如半鑲嵌,以實現低于 20 納米的金屬間距。同時,我們正在開發新的多層 MOL 布線方案,例如垂直-水平-垂直 (VHV) 方案。結合縮放增強器(例如自對準觸點和埋入式電源軌 (BPR)),這些多層 MOL 方案將為在更小單元高度上實現更高效的單元內布線鋪平道路。”


Naoto Horiguchi:“在 MOL 中實施多層工藝流程,結合諸如埋入式電源軌 (BPR) 之類的縮放助推器,這將在很大程度上增強我們基于forksheet的電池設計的可擴展性,將軌道高度從 5T 推到 4T。因此,在 MOL 中引入semi-damascene是 FEOL、MOL 和 BEOL 活動之間cross-fertilization所帶來好處的另一個例子。”


問:您期望實現的下一個重要里程碑是什么?


Naoto Horiguchi:“在 forksheet 關鍵模塊和設備演示之后,我們的計劃重點將逐漸從 forksheet 轉移到 CFET。


CFET 架構由于其許多自由度而很復雜。Imec 將量化功率性能面積 (PPA) 優勢和 CFET 工藝流程的復雜性,并向我們的合作伙伴推薦最佳選擇。雖然納米片、forksheet和 CFET 架構將逐漸將單元軌道高度降低到 4T 及以上,但我們正在探索替代器件架構,以解決接觸多節距 (CPP) 縮放速度放緩的問題,該接觸多節距 (CPP) 測量從一個晶體管的柵極接觸到相鄰設備上的柵極。”


Zsolt Tokei:“向 1nm CFET 系列邏輯器件的發展推動了新 BEOL 和 MOL 解決方案的開發。在 BEOL 中,我們早些時候提出了一種新的金屬化結構,稱為“零通孔混合高度”。在這個結構中,每個金屬層現在被分成三個獨立的子層,這允許根據它們的應用需要調整金屬線的高度和縱橫比(因此,電容的交換電阻)。


我們很高興報告第一次 SRAM 評估,確認讀取速度(30%)和寫入余量(50%)顯著提高。目前,我們正在努力實現真正的邏輯單元布局。”


“從長遠來看,我們需要通過引入新的導體來補充這些集成方案。感興趣的是具有比 Ru 或 Mo 更好的品質因數的有序二元或三元化合物。我們已經通過第一次 ab initio 模擬和初步實驗開拓了這一領域,現在我們正在與 imec 的材料研發小組密切合作,加強我們的活動。”


問:您希望芯片行業記住的關鍵信息是什么?


Naoto Horiguchi:“近年來,有一些人聲稱傳統的 CMOS 縮放已經走到了盡頭。但是隨著許多創新的進行,我們相信我們可以在至少未來十年內繼續擴大 CMOS 規模。Imec 是實現這一目標的好地方。與合作伙伴的密切合作幫助我們應對行業最大的挑戰,并將邏輯器件擴展到 1nm 技術之外——利用與 imec 的納米互連、Insite 和材料開發活動的緊密合作。”


Zsolt Tokei:“同樣從 BEOL 的角度來看,我們有許多有趣且有效的選擇,使我們能夠在未來十年解決 RC 延遲瓶頸和流水線互連。我們可以為我們的合作伙伴提供一個全面的路線圖,其中包含與未來邏輯器件縮放相關的廣泛選項,其中的元素可以重新用于存儲器開發。我們正在通過新的見解、改進的集成方案和新材料不斷豐富這一路線圖——其中一些還將在 7 月份即將舉行的 IITC 會議上展示。”


2nm后,晶體管的新選擇


本周,在 2021 年 VLSI 技術和電路研討會 (VLSI 2021) 上,世界領先的納米電子和數字技術研究和創新中心 imec 首次展示了全功能集成forksheet場效應晶體管 (FET)。據介紹,具有短溝道控制 (SSSAT=66-68mV/dec),可與低至 22nm 柵極長度的全環柵 (GAA) 納米片器件相媲美。雙功函數金屬柵極(Dual work function metal gates)以 17nm 間距集成在 n 和 pFET 之間,突出了 forksheet 器件在高級 CMOS 面積縮放方面的主要優勢。

forksheet 器件最近被 imec 提出作為最有前途的器件架構,以擴展 GAA 納米片器件的生成,并具有超出 2nm 技術節點的額外縮放和性能。與納米片器件不同,這些片現在由tri-gate forked結構控制——通過在柵極圖案化之前在 p 和 nMOS 器件之間引入介電壁(dielectric wall )來實現。該壁將 p 柵極溝槽與 n 柵極溝槽物理隔離,允許比 FinFET 或納米片器件更緊密的 n 到 p 間距。早期基于 TCAD 模擬的技術評估顯示,這個晶體管擁有卓越的面積和性能可擴展性。性能提升主要歸因于減小的米勒電容——由更小的柵極-漏極重疊導致。

Imec 首次展示了其forksheet器件的電氣特性,該器件通過使用 300 毫米工藝流程成功集成,柵極長度低至 22 納米。發現 n- 和 pFET 都具有兩個堆疊的硅通道,都具有完整的功能。它們的短通道控制 (SSSAT = 66-68mV) 與在同一晶片上共集成的垂直堆疊納米片器件的短通道控制相當。對于 forksheet 器件,使用替代金屬柵極流在 17nm 的 np 空間(約為最先進的 FinFET 技術中的間距的 35%)集成了雙功函數金屬柵極,突出了其中之一新設備架構的主要優勢。

“從 2022 年開始,預計今天的前沿 FinFET 晶體管將逐漸讓位于大批量制造中的垂直堆疊納米片晶體管,因為 FinFET 無法在縮放尺寸上提供足夠的性能,” CMOS 設備總監 Naoto Horiguchi 解釋說imec 的技術。“然而,工藝限制將限制納米片的 n 和 p 器件可以組合在一起的距離,從而對進一步降低電池高度構成挑戰。新的 forksheet 器件架構——GAA 納米片器件的自然演變——有望突破這一極限,允許軌道高度從 5T 縮放到 4.3T,同時仍提供性能增益?;蛘撸ㄟ^叉板設計,可用空間可用于增加板寬度,從而進一步增強驅動電流。

從Forksheet到CFET

在2019年的VLSI座談會上,imec表示將會把CFET應用到5納米、3納米、2納米上,筆者就此向其中一位演講者提出:“imec計劃從哪個技術節點開始使用CFET”?得到了以下回答:“就此,目前imec還沒有達成一致意見”。


后來,imec在其內部達成了以下共識:3納米之前采用Nanosheet、2納米采用Forksheet、1納米采用CFET。也就是說,在此次VLSI座談會上,imec的其他發言人,如Sujith Subramanian先生,也是基于以上技術藍圖而做的發表。(如下圖)



圖一

從上圖可以清晰地看出FinFET、Nanosheet、Forksheet、CFET的結構變化。從FinFET到CFET,通過將Contact Poly Pitch(PP)做到最小、分離nMOS和pMOS,以達到縮小SRAM面積的效果。

在歷年的VLSI座談會上從未出現過Forksheet這中晶體管結構,今年是第一次,首先做成Nanosheet、然后用絕緣壁膜將其內部分離,就能將nMOS和pMOS分離(如下圖),與其說將nMOS和pMOS的Nanosheet分離有意義,不如說工藝的削減更有意義。
圖2

此外,在1納米中,采用了將nMOS和pMOS縱向排列的CFET(如下圖8),雖然CFET的工藝流程非常復雜,但毫無疑問,極大地縮小了CMOS、SRAM的面積,達到了集成化。問題是---是否做到了人們所期待的晶體管的特性,這是未來研發的關鍵。

 

圖3

1nm以后的晶體管選擇:CFET?

在VLSI 2020上,IMEC發表了有關單片CFET的有趣論文,我有機會采訪了其中一位作者Airoura Hiroaki。在業界眾所周知,FinFET(FF)即將達到其定標壽命。三星已經宣布,他們將在3nm的時候轉向水平納米片(Horizontal Nanosheets :HNS)。臺積電(TSMC)保持3nm的FF,但預計將轉移到2nm的新架構。


假設英特爾當時仍在追求自己的技術,則預計英特爾將保留7nm的FF,然后再遷移至5nm的HNS。


該行業最可能的路線圖是從FF到帶有或不帶有Forksheets的HNS,然后過渡到CFET(Complimentary FETs),請參見圖1。


從以上技術藍圖來看,28納米使用了High-K/Metal Gate,16納米---14納米導入了FinFET,7納米---5納米采用了EUV曝光設備,此外,還將Co應用于Middle of Line(MOL)上。


MOL是一種將晶體管(FOEL)與多層配線(BEOL)連接在一起的孔(Via),雖然imec使用了Co,還有其他選擇項如Mo、Ru等。


此外,4納米---3納米中采用了具有Nanosheet結構的晶體管。


此次的VLSI座談會上,有關7納米、5納米、3納米的文章發布得比較多,然而,筆者卻發現將Gate All Around(GAA)的Nanosheet結構應用在這些節點上的情況是全球共通的認知。


同時從技術藍圖看,在2納米中,使用搭載了Buried Power Rail(BPR,在晶體管下埋入電源線的構造)的Forksheet晶體管;在1納米中,將會使用采用了BPR的Complementary FET(CFET)。


imec在其內部達成了以下共識:3納米之前采用Nanosheet、2納米采用Forksheet、1納米采用CFET。


也就是說,在此次VLSI座談會上,imec也是基于以上技術藍圖而做的發表。從上圖可以清晰地看出FinFET、Nanosheet、Forksheet、CFET的結構變化。


從FinFET到CFET,通過將Contact Poly Pitch(PP)做到最小、分離nMOS和pMOS,以達到縮小SRAM面積的效果。


Forksheet 和CFET通過堆疊nFET和pFET器件的CFET改善n到p的間距來縮小尺寸,見圖3。


CFET結構在當前的工作中,已經開發了“單片”(monolithic) CFET,方法是將單獨的硅片用于nFET和pFET,然后將它們粘合在一起,而按照順序(sequential),CFET則會將兩種類型的FET都制造在同一硅片上。


Imec聲稱單片技術比順序技術便宜,而順序技術要求SOI會增加襯底成本1%。


片CFET的成本優勢在1納米中,IMEC采用了將nMOS和pMOS縱向排列的CFET(如下圖8),雖然CFET的工藝流程非常復雜,但毫無疑問,極大地縮小了CMOS、SRAM的面積,達到了集成化。


問題是——是否做到了人們所期待的晶體管的特性,這是未來研發的關鍵。


我發現起始晶圓成本高出約1%,這有兩個原因,一是,我不相信順序CFET需要SOI,二是,SOI比標準晶圓貴了約1%。整體方法還將需要兩個起始晶圓,而不僅僅是一個。


我認為這種成本分析需要更多的調查。在單片方法中,nFET和pFET在分離的晶圓上制造,從而可以針對該器件優化每個器件的制造流程。


隨著我們朝N3方向發展,n到p的分離減少了寄生效應并提高了性能。同樣,通過從FF移至GAA)可以在所有四個側面而不是三個側面上提供一個柵極,從而改善了靜電控制。


這項工作中制造的單片CFET為下一代器件提供了順序CFET的替代方案,需要進一步研究。


★ 點擊文末【閱讀原文】,可查看本文原文鏈接!

*免責聲明:本文由作者原創。文章內容系作者個人觀點,半導體行業觀察轉載僅為了傳達一種不同的觀點,不代表半導體行業觀察對該觀點贊同或支持,如果有任何異議,歡迎聯系半導體行業觀察。


今天是《半導體行業觀察》為您分享的第3246內容,歡迎關注。

推薦閱讀


補貼“救”不了美國芯片設計公司!

三巨頭激戰GPU:芯片架構全面剖析

缺芯潮過后,留下了哪些啟示?


半導體行業觀察

圖片

半導體第一垂直媒體

實時 專業 原創 深度


識別二維碼,回復下方關鍵詞,閱讀更多

晶圓|集成電路|設備|汽車芯片|存儲|臺積電|AI|封裝

回復 投稿,看《如何成為“半導體行業觀察”的一員 》

回復 搜索,還能輕松找到其他你感興趣的文章!

圖片

圖片

點擊閱讀原文,可查看本文
原文鏈接!


閱讀原文
閱讀 300
寫下你的留言